我們以鎖相迴路 PLL 的 LO(本振頻率)輸出為例,來看看相位雜訊的概念。相位雜訊是指當訊號到達系統接收端時,由於意外超前或滯後而產生的雜訊。
理想的LO輸出,是沒有雜訊或額外雜散頻率的。
但在實際應用中,相位雜訊像裙擺一樣出現在載波邊緣,如下圖所示。
圖2:實際LO輸出(圖片來源:ADI)
對於單邊帶相位雜訊 的定義是:在某一偏移頻率處,在該頻率處1Hz頻寬內的訊號功率與訊號的總功率比值。
單邊帶相位雜訊 ,單位以dBc/Hz來表示。
我們可以將相位雜訊資料繪製到相對RF載波的頻率偏差中。
圖3:相位雜訊繪圖方法(圖片來源:ADI)
除了單邊帶相位雜訊,對於通訊系統,從PLL角度來看,誤差向量幅度(EVM)和VCO阻塞也經常被使用。
更多訊息: