왜 FET의 게이트에 저항을 직렬로 연결하나요?

개별 FET가 스위치로 사용되는 회로도를 본 경험이 있다면, FET의 게이트와 게이트를 구동하는 것 사이에 저항이 직렬로 놓여있는 경우를 본 적이 있을 것입니다.

image

R1이 있는 이유는 왜 FET가 꺼지지 않을까요?에서 설명되어 있지만, R2가 있는 이유는 무엇일까요?

왜 FET가 꺼지지 않을까요?에서 설명된 게이트-소스간의 보이지 않는 커패시턴스로 흐르는 전류 버스트의 최대치를 제한하기 위해 R2가 있습니다. 옴의 법칙에 따라 소스 전압과 선택한 저항 값을 기준으로 최대 전류가 설정될 것입니다.

그럼 설계자는 왜 이렇게 하려고 할까요? 한 가지 이유는 설계자가 FET를 ‘천천히’ 켠 후 로드가 스위치 되는 것을 원할 수 있기 때문입니다. 보이지 않는 커패시터로 흐르는 전류를 느리게 함으로써, FET는 OFF에서 ON으로 보다 느리게 스위칭 될 것이며, 이는 빠르게 켜지는 것보다 바람직할 수 있습니다. 다른 하나는 게이트 전압원이 FET의 게이트가 필요로 하는 전류 버스트에 따라 일시적으로 과부하 될 수 있고, 이로 인해 소스에서 발생할 수 있는 문제를 방지하기 위해 전류를 제한하는 저항이 필요합니다. 스위칭 전원 공급 회로와 같은 고속 스위칭 게이트 드라이버에서도, FCC와 같은 인증을 통과하기 위해서는 EMI 개선이 필요해서 스위칭 속도를 약간 늦출 목적으로 작은 직렬 저항을 사용합니다.




영문 원본: Why put a resistor in series with the gate of a FET?