Alchitry Au V2 FPGA Demo Parte 1

image

Esta plataforma es la version número 2 de la descrita anteriormente. Contiene un Xilinx Artix XC7A35T-2FTG256I FPGA (speed and temperature grade upgrade over Au V1) con 104 IO pins en 2 headers. Tiene 22 pins de voltaje triple (3.3V, 2.5V, or 1.8V) de los cuales 20 son LVDS_25 capable outputs. It includes 44 pins which are routed as 100 ohm differential pairs (includes 20 dual voltage pins). Los restantes IO son de 50 ohm no balanceados (~90 ohm cuando son usados diferencialmente), 2 1.35V pins en el bank B, 8 pares son usados como entradas al XADC (0-1V range entrada), y el remanente IO son a 3.3V. Todos los pares son usados como

entradas de LVDS_25 inputs excepto 3 pares en el bank B. Si el header de control tiene 8 IO pins estan tambien conectados a los LEDs de la plataforma. También tiene un IO pin que tambien esta conectado al boton de reset. Una entrada dedicada XADC ( con un rango de entrada 0-1V). Potencia de entrada a 3.3V y salida regulada. Incluye un conector QWIIC (compartiendo pins en el bank B). También tiene un oscilador de 100 MHz, 1 boton (usado como reset). Tiene un 256MB DDR3L @ 800Mb/s (400 MHz), 32 MBit Flash de Configuración. Un convertidor FT2232HW USB a JTAG y USB a UART (12 MBauds máximo) de conectividad. Una entrada de voltaje 5-12V, 3.3V @ 4A(IO), 2.5V @ 500mA (pins de voltaje, derivados de 3.3V), 1V @ 4A (VCCINT), 1.8V @ 1.2A (VCCAUX, pins de voltaje triple triple), 1.35V @1.2A (DDR3L) and 1.8V @ 200mA (análogo).

Añadiendo plataformas de expanción simlares a los “Shield” o HATs llamados elementos, como este con un area de prototipo,

image

o este con diferentes artefactos de I/O como los LEDS de siete segmentos, interruptores y LEDS,

image

o este que permite conectar al HDMI,

image

el Alchitry Au V2 FPGA permite expandir sus propias salidas y entradas con diferentes opciones de plataformas.

Antes de terminar este artículo, cubriremos un poco la configuración inicial para esta serie. El primer paso es instalar Vivado en una computadora con Windows. Entonces se procede a añadir los sigueintes “PATHS” a el ambiente del sistema operativo de Windows,

C:\AMDDesignTools\2025.2\Vivado\bin

C:\AMDDesignTools\2025.2\Vivado\doc\eng\man.

Estaremos hablando en el próximo artículo como proceder desde el Windows PowerShell to para completar este demo. El Alchitry Au V2 FPGA es una portatil, expandible y poderosa plataforma y esta disponible en DigiKey.

Que tenga un buen día.

Este artículo está disponible en ingles aquí.

This article is available in english here.

1 Like